TrabalhosGratuitos.com - Trabalhos, Monografias, Artigos, Exames, Resumos de livros, Dissertações
Pesquisar

Exercicio

Por:   •  18/8/2015  •  Monografia  •  388 Palavras (2 Páginas)  •  152 Visualizações

Página 1 de 2

Fluxo de instruções

Quais frases são verdadeiras:

a) Depois da execução da cada instrução o registrador IP (Instruction Pointer) pode receber um novo valor.

b) Sem interrupções, novos valores para IP dependem exclusivamente de programa e dados.

c) Com interrupção, o novo valor de IP depende exclusivamente de número de interrupção e de registradores de controle.

d) IR (Instruction Register) sempre recebe uma instrução da memória de endereço guardado dentro do IP.

Interrupções

Qual e o efeito de uma interrupção

a) ao IP

b) à pilha?

Imediatemente depois da interrupção, qal programa será executado

a) O “Interrupt Vector”

b) O “First level interrupt handler”, tratdor de interrupções de 1° nível

c) O escalonador

Utilizando o mecânismo da interrupção

d) Descreve brevemente uma chamada ao sistema (“system call”)

e) De um exemplo para uma interrupção externa

f) De um exemplo para uma interrupção interna

Multiprocessing

Processo P1 está executando o programa V.

Processo P2 está executando o programa W.

Os processos compartilham o processador durante os períodos de tempo a,b,c,d,e como desenhado acima. Quais frases são verdadeiras?

a) No período a, o registrador IP do processador contém endereços dentro do espaço da cópia do W na memória.

b) No período b, o registrador IR do processador contém endereços dentro do espaço da cópia do W na memória.

c) No período c, o registrador IP do processador contém endereços dentro do espaço da cópia do W na memória.

d) No período d, o registrador IR do processador contém instruções do programa W.

e) No período e, o processador está executando uma parte do programa W.

Interação com sistema operacional

No desenho acima, P1 é um processo de usuário, P2 um processo de sistema operacional. Quais frases são verdadeiras:

a) P1 pode executar acessos para tabelas na memória do P2.

b) P2 pode executar acessos para tabelas na memória do P1.

c) P1 pode colocar o endereço de cada instrução do V para IP.

d) P1 pode colocar o endereço de cada instrução do W para

...

Baixar como (para membros premium)  txt (2.8 Kb)   pdf (117.5 Kb)   docx (11.7 Kb)  
Continuar por mais 1 página »
Disponível apenas no TrabalhosGratuitos.com